Şubemiz teknik seminerleri kapsamında FPGA ve VERILOG Donanım Tanımlama Giriş Semineri 22 Eylül 2018 günü EMO Perpa Eğitim ve Konferans Salonunda yapılacaktır. Seminer ile ilgili detayları ve başvuru bilgilerini duyurumuzun devamında bulabilirsiniz.
Tarih: 22 Eylül 2018 Saat: 09.30 - 18.00 Eğitim Yeri İletişim Bilgileri EMO Perpa Eğitim Salonu. Perpa Ticaret Merkezi A Blok 14. Kat (Eski Sağlıkocağı yanı)Okmeydanı Şişli İstanbul Telefon: 0 212 259 1150/117 Seminere başvuru için tıklayınız Eğitimin Amacı Seminer FPGA (Field Programmable Gate Array - Sahada Programlanabilir Kapı Dizisi) ve kullanımı hakkında giriş seviyesinde bilgi vermeyi amaçlamaktadır. Bu eğitimde FPGA ve en sık kullanılan 3 tasarım aracı (Quartus, ISE ve Vivado) kısaca tanıtılacaktır. FPGA programlamada sıklıkla kullanılan donanım tanımlama dillerinden Verilog DTD üzerinde durulacaktır. Eğitimin İçeriği Eğitimi Veren: Elektronik Mühendisi Tuba Ayhan Programın ilk 4 saatlik kısmı seminer, ikinci 4 saatlik kısmı Uygulama şeklinde olacaktır. GİRİŞ(İlk 4 saat): - Verilog DTD ile modül tanımlama,
- Alt-devre kullanma,
- Kombinezonsal ve ardışıl devreleri davranışsal olarak tanımlama
- Benzetim dosyası hazırlama.
UYGULAMA: Uygulama için bir proje veya FPGA modeli belirlenmemiştir. Katılımcılar Quartus, ISE ve Vivado gibi tasarım araçlarından birini ModelSim veya ISIM benzetim programları ile birlikte eğitimden önce indirip eğitim sırasında kullanabilirler. Bu derleyiciler boyut olarak büyüktür, bu nedenle sadece FPGA ve donanım tanımlama dilleri hakkında bilgi edinmeye gelmiş bir katılımcı ücretsiz ve online olan benzetim ortamını (sadece bir benzetim ortamıdır, devre sentezleme için kullanılamaz) kullanarak Verilog DTD üzerinde çalışabilir: https://www.tutorialspoint.com/compile_verilog_online.php FPGA ile çalışıp proje geliştirmek isteyenlerin ise yukarıda belirtilen araçlardan birini indirip kurmasını tavsiye edilir. Aracı belirleyen etken, kullandığınız FPGA üreticisi olacaktır. Quartus programı Intel (Altera) FPGA‘lar, ISE ve Vivado programları ise Xilinx firmasının 2014 öncesi ve sonrası FPGA‘ları için kullanılan araçlardır. Vivado daha yeni bir araç olsa da ufak ölçekli Xilinx FPGA‘ları desteklememektedir. Bu derleyiciler ilgili web sayfalarına ücretsiz kayıt olunarak indirilebilmektedir. Yine web sayfasındaki yönergeler izlenerek ilgili ModelSim benzetim programı da indirilebilir. Yakın zamanda işlerinde FPGA kullanmayı planlamayan, herhangi bir derste FPGA ile tanışmamış yine de bu eğitimin uygulama kısmına bir sentez aracı ile katılmak isteyen ve kullanacağıprogram konusunda kararsız kalanlar için Xilinx ISE programını önerilir. Programları indirip kurmak 3 saatten fazla sürebilmektedir. - Programın katılımcı kontenjanı uygulamanın sağlıklı yürüyebilmesi için uygulamaya katılım 20 kişi ile sınırlandırılmıştır.
- Programın uygulama kısmına katılmayacaksanız, kontenjan dışında kalmak için lütfen bunu katılım formunda belirtiniz.
Not: - Uygulama kısmında katılımcılar kendi bilgisayarlarını kullanacaklardır.
- Programı takip edebilmek için temel lojik devre bilgisi gereklidir.
Katılımda Aranacak Şartlar - EMO/EMO-Genç üyesi olmak
- Eğitime mutlaka ön başvuru yapıp ilgili koşulları incelemeniz gereklidir.
- Ön başvuru yapmayan ve seminer katılım koşullarını sağlamayan üyeler eğitime alınmayacaktır.
- Uygulama kısmına katılacak üyelerimiz mutlaka kendi bilgisayarlarına ilgili programlar kurulu olarak gelmelidir.
- İlk 4 saatlik seminer kısmına ve uygulama kısmına katılım sayıları farklıdır. Uygulama 20 kişi ile sınırlıdır. Lütfen başvuru yaparken katılmak istediğiniz oturumları belirtiniz.
- Programı takip edebilmek için temel lojik devre bilgisi gereklidir.
- Linkteki formu da ayrıca doldurup temel bazı soruları cevaplamanız istenmektedir.
Ücretler Seminer Ücret: Ücretsiz Belge Ücreti:
|