MERKEZ ADANA ŞUBE ANKARA ŞUBE ANTALYA ŞUBE BURSA ŞUBE DENİZLİ ŞUBE DİYARBAKIR ŞUBE ESKİŞEHİR ŞUBE GAZİANTEP ŞUBE İSTANBUL ŞUBE İZMİR ŞUBE KOCAELİ ŞUBE MERSİN ŞUBE SAMSUN ŞUBE TRABZON ŞUBE

   · MİSEM Giriş Sayfası

 MİSEM

   · 

MİSEM HAKKINDA

   · 

MİSEM MEVZUATI

   · 

MİSEM HABERLER

 

 
EĞİTİMLER

   · 

SMM EĞİTİMLERİ

   · 

EĞİTİMLER

   · 

BİLİŞİM GÜVENLİĞİ

   · 

BİLGİSAYAR

   · 

SEMİNERLER

   · 

DİL EĞİTİMİ

 

 
EĞİTİM PROGRAMI

   · 

EĞİTİMLER

   · 

DÜZENLENECEK EĞİTİMLER

   · 

DÜZENLENMİŞ OLAN EĞİTİMLER

 

 
MİSEM DIŞI EĞİTİM PROGRAMI

   · 

EĞİTİMLER

   · 

DÜZENLENECEK EĞİTİMLER

   · 

DÜZENLENMİŞ OLAN EĞİTİMLER

 
MİSEM ONLİNE BAŞVURU

DİĞER EĞİTİMLER ONLİNE BAŞVURU

· 

GENEL

· 

SMM

· 

ÜYELİK İŞLEMLERİ

· 

MİSEM

· 

EMO E-POSTA

· 

FERDİ KAZA SİG.

· 

İMZA YETKİSİ

· 

ENERJİ VERİMLİLİĞİ

· 

SORUN SÖYLEYELİM

· 

ENERJİ KİMLİK BELG.

· 

ENAZ (ASGARİ) ÜCRETLER

· 

YAPI DENETİM

· 

E-İMZA

· 

MESLEKİ SORUMLULUK SİGORTASI

· 

LPG SORUMLU MÜDÜRLÜK

· 

EMBK

· 

KVKK

94.0001 FPGA EĞİTİMİ


 

Eğitimin Amacı

 

  FPGA‘i (Field Programmable Gate Array) tanıtmayı ve hakkında giriş seviyesinde bilgi vermeyi amaçlamaktadır.

   

Eğitimin Süresi

 

3 gün, 18 saat

   

Eğitimin İçeriği

 

 1)   GİRİŞ

FPGA Nedir?

Neden FPGA?

VHDL Hakkında

2 )  KULLANILAN YAZILIM VE KART

 

      Xilinx Vivado ile Yeni Proje Oluşturma

      Xilinx Vivado ile Benzetim

3)  TEMEL VHDL BİLEŞENLERİ

VHDL Kodunun Bölümleri

Kütüphane Bildirimi (Library)

Varlık Bildirimi (Entity)

Mimari (Architecture)

4)  VHDL OPERATÖRLERİ VE NİTELİKLERİ (ATTRIBUTES)

Mantıksal Operatörler

İlişkisel Operatörler

Toplama, Çıkarma ve Ekleme Operatörleri

Çarpma, Bölme, Mod ve Artan Operatörleri

Diğer Operatörler

Operatörlerin Kullanımı

Nitelikler (Attributes)

Önceden Tanımlı Nitelikler

Kullanıcı Tanımlı Nitelikler

5)  VHDL VERİ NESNELERİ

Signal Veri Nesnesi

Variable Veri Nesnesi

Constant Veri Nesnesi

VHDL`de Açıklama Metni

Veri Nesnelerinin Adlandırılması

Veri Tipleri

Bit ve bit_vector Tipleri

Std_logic ve std_logic_vector Tipleri

Signed ve unsigned Tipleri

Integer Tipi

Boolean Tipi

Listeleme Tipi (Enumaration)

Tip Dönüşümleri

Diziler

Port Dizileri

Record Tanımlaması

Veri Nesnesi Değerleri ve Numaraları

Çoklu Veri Nesnesine Değer Atanması

6)  ALT DEVRELER, ALT PROGRAMLAR VE PAKETLER

VHDL`de Alt Devre Tanımlama-PORT MAP Kullanımı

Generic Kullanarak Entity Tanımlama

Function

 Procedure

 VHDL`de Package Kullanımı

7)  EŞ ZAMANLI ATAMA İFADELERİ

Basit Sinyal Atamaları

Others Kullanarak Sinyal Değeri Atama

Seçilmiş Sinyal Atama

Şartlı Sinyal Atamaları

Generate İfadeleri

8)  VHDL`DE SIRALI ATAMA SÖZDİZİMLERİ

Process Sözdizimi

variable Kullanımı

If Sözdizimi

Case Sözdizimi

Loop Sözdizimi

Saat Darbesi Kullanımı

Wait Until Söz Dizimi

İfade Düzenleme

9)  BENZETİM UYGULAMALARI

 

   

Katılımda Aranacak Şartlar

 

   

Sınav ve Belgelendirme

 

   

Ücretler

 

Eğitim Ücreti:

Sayfayı Yazdır



 
Oda aidatlarınızı kredi kartınızla güvenli bir ortamda ödeyebilirsiniz.
ÜYE HAKLARI VE GÜVENLİ AİDAT ÖDEME
 

COPYRIGHT © 2005-2024 TMMOB ELEKTRİK MÜHENDİSLERİ ODASI GENEL MERKEZİ
IHLAMUR SOKAK NO:10 KIZILAY/ANKARA
TEL: +90 (312) 425 32 72 (PBX) - FAKS: +90 (312) 417 38 18

KEP ADRESİ : emo.merkez@hs01.kep.tr


Diğer birimlerin iletişim bilgileri için tıklayınız

 
 
Key Yazılım Çözümleri A.Ş.